2010-06-30 16 views
-1

我大學的講師gaves我一個任務,並有一個問題,遵循約DRAM組織的一個問題

一個DRAM具有11多路複用地址引腳和一個數據輸入/輸出引腳。 14個非複用地址引腳和4個數據輸入/輸出引腳確定DRAM的組織結構確定DRAM的組織結構

我目前停留在這個問題上,我一直在搜索一個小時,試圖瞭解什麼是多路複用地址引腳和非複用地址引腳。任何想法??謝謝如果有人可以借我手

回答

0

DRAM中的複用地址引腳意味着您可以在同一組引腳上尋址一行或一列。首先,你要將行地址寫入引腳,並聲明RAS(行地址選擇),告訴DRAM鎖存該行的數據。然後,您將列地址放置在引腳上並聲明CAS(列地址選擇),以通知DRAM鎖存該列的數據。此時,DRAM將讀取或寫入該行的數據:輸入/輸出引腳上的列,取決於您告訴它如何處理R/W選擇引腳。

非複用引腳表示行和列在整個地址中編碼。你寫地址,並且DRAM在該地址讀或寫數據字。

從這個信息,你可以計算出總的地址空間。你的數據寬度是給定的,對吧?

下面是一篇文章,更詳細地解釋multiplexed DRAM。如果仍有問題,您可以在​​,第2章中找到更多信息。