2015-04-02 93 views
1

我與此ADC工作:AD7903 - http://www.analog.com/media/en/technical-documentation/data-sheets/AD7903.pdf串行輸出ADC - 最小採集時間

我不明白的採集時間的限制與最大時鐘速率SPI接口關係。

我使用的VIO是3.3V,理論最大頻率爲83.33MHz(12ns最小週期)。假設我在沒有繁忙指示器的情況下使用80MHz = 12.5ns的三線驅動週期。

參考定時表(第5頁)和時序圖(第18頁):十

即使

  • 12.5ns×16個時鐘週期= 200ns的
  • 10ns的與VIO = 2.5V:15ns x 16 + 15ns = 255 ns

    爲什麼最小採集時間是290ns

回答

1

第3頁上列出的最大瞬態響應爲滿量程步長爲290ns。因此,爲了確保最小的失真,採集時間必須爲290ns或更長(以便所有改變一直到達到acq時間的滿量程變化將被正確捕獲。)

除非你能保證保持最大擺幅小於滿量程,但這不是一個好的運行方式,而且也無法說明擺動減少和採集時間減少之間的相關性。

+0

因此,以最大速度運行是沒有意義的嗎?慢於290/16 = 18.15ns的任何事情,所以或多或少的50-55Mhz理論上都應該遵守約束條件。所以在這個例子中,如果我不介意採樣速度的降低,40Mhz似乎是一個不錯的選擇。 – FlyerDragon 2015-04-02 15:55:32

+0

您是否在談論SPI速度?只是可以從轉換率中分離的FYI:將轉換時鐘放到CNV1或CNV2上。 – user3443369 2015-04-02 17:49:11