2011-03-09 19 views
0

我正在對fpga(Virtex4)進行圖像處理。我已經在vhdl中編寫了uart程序,它正在處理fpga ...它通過超級終端我正在採集數據...我的問題是我想將我的像素存儲到內存(ddrsdram)中。我將使用EDK爲此.. 我的問題是我不知道如何在我的ISE和EDK項目之間進行接口... 我是EDK新手我無法理解如何繼續使用我的EDK 使用ISE和EDK 11.1版ISE和EDK項目之間的接口

希望能快速回復...

+0

你可以升級到13.1 Webpack(剛發佈)嗎?我認爲在這方面最近幾個版本已經有了很多改進。 – 2011-03-09 08:58:57

回答

1

第一(因爲你已經聽說過)的升級。編譯時間(IME)在前幾個版本中縮短。整合方式有所改進。

至於你的問題,你有兩個選擇:

  • 拉的EDK設計到您的ISE設計 - 把足夠的IO引腳上的EDK設計去跟除了其他iOS您的UART的設計。在你的ISe中有一個頂級的例子,它將你的EDK設計和你的UART實例化並連接起來。而另一個EDK IO對外部世界

  • 將您的UART設計變成一個pcore,因此您可以直接將其拉入EDK。閱讀MPD文件以開始。

但是.....如果你使用EDK,他們的UART有什麼問題?